上海市集成電路行業協會
微信二維碼
icon 您的位置:首頁 » 人力資源 » 人才培訓 » 正文

上海高技能人才培養基地——集成電路版圖設計技術 培訓招生簡章

作者:SICA 發布日期:2016年8月5日 星期五

 一、培訓對象

1、從事集成電路版圖設計(Layout)工作的人員;

2、從事模擬集成電路設計工作的人員;

3、有意未來從事集成電路版圖設計工作的人員;

 

二、培訓目標

通過培訓使已有基礎的Layout學員提升現有技能;接觸更多的先進工藝及復雜電路,能有的放矢的咨詢老師更多在實際工作中有疑問的難點;

通過培訓使模擬集成電路設計人員能更深刻理解工藝實現層面的知識,從而設計出性能更優的產品;能夠更理解版圖設計人員的思路,使溝通更為順暢有效;

通過培訓為企業培養更多的具備實戰能力的版圖設計高級工程師。

 

三、重點能力提升

注重實訓,通過數個項目的實踐達到以下技能的提升:

1、針對匹配性要求高的電路,版圖設計注意事項;

2、針對先進工藝下集成電路不同模塊之間的干擾,如襯底耦合、串擾,電源地的反跳時,版圖設計注意事項;

3、針對高速混合信號,版圖的布局布線策略、電源和地線、全差分與匹配設計、保護環、屏蔽、互連等處理;

4、基于深亞微米版圖冗余設計方法;

5、電流源陣列的隨機布局;

 

四、證書

參加本培訓班并通過鑒定者,將由上海市勞動和社會保障局頒發專項職業能力資格證書。

五、培訓費用
培訓費用:免費。

 

六、培訓計劃

培訓總課時:180。

其中理論培訓課時32,采用集中授課,課堂教學結合小組討論方式;

實訓課時148,采用在線學習方式,教師講解結合項目實踐。

培訓時間:理論培訓每周末一天(預計開課:8月底),約持續4周;

          實訓約持續2個月,其中5次周末講師面授,其余課時采用在線學習。

培訓地點:上海硅知識產權交易中心(宜山路333號匯鑫國際大廈1706室)。

開班形式: 理論教學與實訓結合;同時開通云端服務器登錄賬號,可隨時登錄進行項目實訓,授課老師提供技術支持與答疑。

鑒定考核:將安排在1126-123日。

七、培訓師資

本項目培訓師資人員均是具有十多年專精于集成電路版圖實踐的資深專家,包括來自國際著名IC設計公司如Micron、NXP等工作經歷的資深工程師及高校擁有豐富項目研究經驗的教授。其對工藝和器件、版圖設計的幾何規則、可靠性規則、性能規則、物理驗證等領域有著豐富的理論和實踐經驗。

姓名

單位

職稱/職務

分工安排

程旭

復旦大學

助理研究員

培訓總體實施/理論培訓

劉倩黎

Layout咨詢師

資深工程師

實際操作培訓

 

八、課程大綱

1.         職業道德

2.         集成電路設計與制造流程

2.1.    CMOS集成電路設計流程

2.2.    CMOS集成電路工藝流程

3.         CMOS工藝中的器件和單元

3.1.    有源和無源器件

3.1.1.       MOS

3.1.2.       二極管

3.1.3.       三極管

3.1.4.       電阻

3.1.5.       電容

3.1.6.       電感

3.2.    互連

3.2.1.       接觸

3.2.2.       通孔

4.         CMOS標準單元版圖設計方法

4.1.    CMOS邏輯電路

4.1.1.       分類

4.1.2.       CMOS互補邏輯電路的結構

4.1.3.       CMOS互補邏輯電路的分析與設計

4.2.    CMOS標準單元簡介

4.3.    歐拉通路(Euler Path

4.3.1.       圖的基本概念

4.3.2.       歐拉定理

4.3.3.       尋找歐拉通路的算法

4.4.    棒狀圖(Stick Diagram

5.         幾何規則(Rules for Manufacturing

5.1.    幾何規則的來源

5.2.    幾何規則的形式

5.3.    幾何規則舉例

5.3.1.       Free PDK 45nm

5.3.2.       MOSIS SCMOS

6.         可靠性規則(Rules for Reliability

6.1.    閂鎖效應(Latchup

6.2.    靜電保護(ESD

6.3.    金屬密度規則(Density

6.4.    天線規則(Antenna

6.5.    電遷移(Electromigration

7.         性能規則(Rules for Performance

7.1.    失配

7.2.    干擾

7.3.    寄生

7.4.    鄰近效應

8.         物理驗證

8.1.    設計規則檢查(DRC

8.2.    版圖電路對比檢查(LVS

8.3.    電氣規則檢查(ERC

 

九、報名方式

請在815日前將報名回執Email發送至聯系人。

 

集成電路版圖設計技術培訓

報名回執

姓名

工作單位

所屬部門

手機

郵箱

身份證號碼

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

聯系人:

上海硅知識產權交易中心有限公司   陳新科

[email protected]   021-61154610-8888

 

 

                 上海市集成電路高技能人才培養基地: 上海集成電路行業協會

              集成電路設計培訓實施單位:上海硅知識產權交易中心有限公司

2016.7.18

關閉本窗口
20选8规则 齐发国际手机登录 手机大乐透app下载 江西快三在线购买 基金配资 吉林11开奖结果 上海快三走势图上海快3 股票指数几个点怎样换算 体彩11选5最聪明的玩法 陕西快乐十分今天开奖表 广东快乐10分开奖号码